Microsemi DG0852 PolarFire FPGA Temperatura u Voltage Sensor

Informazzjoni dwar il-Prodott: Gwida Demo DG0852 PolarFire FPGA
Temperatura u Voltage Sensor
Il-Gwida Demo DG0852 PolarFire FPGA Temperatura u Voltage Sensor huwa prodott iddisinjat biex ikejjel it-temperatura u l-volumtage. Il-prodott huwa manifatturat minn Microsemi, li għandha kwartjieri ġenerali f'Aliso Viejo, California, USA.
Rekwiżiti tad-Disinn
Biex il-prodott jiffunzjona b'mod adegwat, ir-rekwiżiti tad-disinn jinkludu l-użu tat-Temperatura u Vol FPGA PolarFiretage Sensor, li huwa FPGA li jikkonsma enerġija baxxa u kost-effettiv.
Prerekwiżiti
Biex tuża l-Gwida Demo DG0852 PolarFire FPGA Temperatura u Voltage Sensor, jeħtieġ li jkollok sistema li tappoġġja s-softwer Libero Design Flow, li huwa responsabbli għall-implimentazzjoni tad-disinn u l-fluss ta 'simulazzjoni.
Disinn Demo
Id-disinn demo jinvolvi l-implimentazzjoni ta 'temperatura u voltage sistema ta' kejl li tuża l-PolarFire FPGA Temperatura u Voltage Sensor.
Implimentazzjoni tad-Disinn
Il-proċess ta’ implimentazzjoni jinvolvi l-passi li ġejjin:
- Sintetizza - dan il-pass jinvolvi l-konverżjoni tar-rekwiżiti tad-disinn f'format HDL li l-FPGA jista 'jifhem.
- Post u Rotta - dan il-pass jinvolvi t-tqegħid taċ-ċirkwiti sintetizzati fuq iċ-ċippa u l-interkonnessjonijiet tar-rotot.
- Ivverifika l-Ħin - dan il-pass jiċċekkja jekk ir-restrizzjonijiet taż-żmien tad-disinn humiex sodisfatti.
- Iġġenera Data Array FPGA - dan il-pass jiġġenera d-dejta li se titgħabba fuq l-FPGA.
- Iġġenera Bitstream - dan il-pass jiġġenera l-bitstream li se jitniżżel fuq l-apparat FPGA fil-mira.
- Mexxi PROGRAMMA Azzjoni - dan il-pass jipprogramma l-apparat bil-bitstream.
Fluss ta' Simulazzjoni
Il-fluss ta 'simulazzjoni jinvolvi s-simulazzjoni tad-disinn biex jiġi żgurat li jissodisfa r-rekwiżiti tad-disinn.
- Is-simulazzjoni tad-Disinn - dan il-pass jinvolvi s-simulazzjoni tad-disinn bl-użu tas-softwer Libero Design Flow biex jiġi żgurat li jissodisfa r-rekwiżiti tad-disinn.
Istruzzjonijiet għall-Użu tal-Prodott
Biex tuża d-DG0852 Demo Guide PolarFire FPGA Temperatura u
Voltage Sensor, segwi dawn il-passi:
- Kun żgur li s-sistema tiegħek tappoġġja s-softwer Libero Design Flow.
- Niżżel u installa s-softwer Libero Design Flow minn Microsemi's websit.
- Segwi l-passi tal-implimentazzjoni tad-disinn deskritti fil-manwal tal-utent biex timplimenta t-temperatura u l-voltage sistema ta 'kejl.
- Issimula d-disinn billi tuża s-softwer Libero Design Flow biex tiżgura li tissodisfa r-rekwiżiti tad-disinn.
- Ipprogramma l-apparat bil-bitstream billi tuża l-pass ta’ Azzjoni tal-PROGRAMM Run deskritt fil-manwal tal-utent.
- Qabbad it-temperatura tiegħek u voltage sensors għall-PolarFire
FPGA Temperatura u Voltage Sensor biex jibda jkejjel it-temperatura u l-voltage.
Għal aktar appoġġ jew mistoqsijiet dwar il-prodott, ikkuntattja lit-timijiet tal-bejgħ jew tal-appoġġ tal-klijenti ta' Microsemi permezz tat-telefon jew tal-email, kif ipprovdut fil-manwal tal-utent.
Microsemi Kwartieri Ġenerali
One Enterprise, Aliso Viejo,
CA 92656 USA
Fl-Istati Uniti: +1 800-713-4113
Barra l-Istati Uniti: +1 949-380-6100 Bejgħ: +1 949-380-6136
Fax: +1 949-215-4996
Email: sales.support@microsemi.com www.microsemi.com
©2021 Microsemi, sussidjarja għal kollox ta' Microchip Technology Inc. Id-drittijiet kollha riżervati. Microsemi u l-logo Microsemi huma trademarks reġistrati ta’ Microsemi Corporation. It-trademarks u l-marki tas-servizz l-oħra kollha huma l-proprjetà tas-sidien rispettivi tagħhom.
Microsemi ma tagħmel l-ebda garanzija, rappreżentazzjoni, jew garanzija dwar l-informazzjoni li tinsab hawnhekk jew l-adegwatezza tal-prodotti u s-servizzi tagħha għal xi skop partikolari, u lanqas Microsemi ma tassumi l-ebda responsabbiltà tkun xi tkun li tirriżulta mill-applikazzjoni jew l-użu ta 'kwalunkwe prodott jew ċirkwit. Il-prodotti mibjugħa hawn taħt u kwalunkwe prodott ieħor mibjugħ minn Microsemi kienu soġġetti għal ttestjar limitat u m'għandhomx jintużaw flimkien ma 'tagħmir jew applikazzjonijiet kritiċi għall-missjoni. Kwalunkwe speċifikazzjonijiet tal-prestazzjoni huma maħsuba li huma affidabbli iżda mhumiex verifikati, u x-Xerrej għandu jwettaq u jlesti l-prestazzjoni kollha u l-ittestjar ieħor tal-prodotti, waħdu u flimkien ma ', jew installati fi kwalunkwe prodott finali. Ix-xerrej m'għandux jiddependi fuq xi speċifikazzjonijiet jew parametri ta' dejta u prestazzjoni pprovduti minn Microsemi. Hija r-responsabbiltà tax-Xerrej li jiddetermina b'mod indipendenti l-adegwatezza ta' kwalunkwe prodott u li jittestja u jivverifika l-istess. L-informazzjoni pprovduta minn Microsemi hawn taħt hija pprovduta "kif inhi, fejn hija" u bid-difetti kollha, u r-riskju kollu assoċjat ma 'din l-informazzjoni huwa kompletament max-Xerrej. Microsemi ma tagħti, b'mod espliċitu jew impliċitu, lil xi parti xi drittijiet ta' privattiva, liċenzji, jew kwalunkwe dritt ieħor ta' PI, kemm jekk fir-rigward ta' tali informazzjoni nnifisha jew kwalunkwe ħaġa deskritta minn tali informazzjoni. L-informazzjoni pprovduta f'dan id-dokument hija proprjetarja ta' Microsemi, u Microsemi tirriżerva d-dritt li tagħmel kwalunkwe tibdil fl-informazzjoni f'dan id-dokument jew fi kwalunkwe prodott u servizz fi kwalunkwe ħin mingħajr avviż.
Dwar Microsemi
Microsemi, sussidjarja għal kollox ta' Microchip Technology Inc. (Nasdaq: MCHP), toffri portafoll komprensiv ta' soluzzjonijiet ta' semikondutturi u sistemi għall-ajruspazju u d-difiża, komunikazzjonijiet, ċentru tad-dejta u swieq industrijali. Il-prodotti jinkludu ċirkwiti integrati ta' sinjal imħallat Analog ta' prestazzjoni għolja u mwebbsa bir-radjazzjoni, FPGAs, SoCs u ASICs; prodotti għall-ġestjoni tal-enerġija; apparati ta 'ħin u sinkronizzazzjoni u soluzzjonijiet ta' ħin preċiżi, li jistabbilixxu l-istandard tad-dinja għall-ħin; Tagħmir għall-ipproċessar tal-vuċi; Soluzzjonijiet RF; komponenti diskreti; ħażna ta 'intrapriżi u soluzzjonijiet ta' komunikazzjoni, teknoloġiji ta 'sigurtà u anti-t skalabbliamper prodotti; Soluzzjonijiet Ethernet; Power-over-Ethernet ICs u midspans; kif ukoll kapaċitajiet u servizzi tad-disinn apposta. Tgħallem aktar fuq www.microsemi.com.
Storja tar-Reviżjoni
L-istorja tar-reviżjoni tiddeskrivi l-bidliet li ġew implimentati fid-dokument. Il-bidliet huma elenkati b'reviżjoni, li tibda bil-pubblikazzjoni l-aktar attwali.
Reviżjoni 3.0
Dan li ġej huwa sommarju tal-bidliet li saru f'din ir-reviżjoni.
- Appendiċi 2 Miżjud: Tmexxi l-Iskript TCL, paġna 15.
- Figura 2 aġġornata, paġna 4.
- Figura 3 aġġornata, paġna 5.
Reviżjoni 2.0
Dan li ġej huwa sommarju tal-bidliet li saru f'din ir-reviżjoni.
- Aġġorna d-dokument għal Libero SoC v12.2.
- Neħħew ir-referenzi għan-numri tal-verżjoni Libero.
Reviżjoni 1.0
L-ewwel pubblikazzjoni ta' dan id-dokument.
PolarFire FPGA Temperatura u Voltage Sensor
Kull apparat PolarFire huwa mgħammar b'Temperatura u Voltage Sensor (TVS). TVS jirrapporta die temperatura u voltage tal-binarji tal-provvista tal-apparat f'forma diġitali għad-drapp FPGA.
TVS huwa implimentat bl-użu ta’ ADC b’4 kanali u l-informazzjoni tal-kanal tingħata kif ġej:
- Kanal 0 – 1 V voltagProvvista
- Kanal 1 – 1.8 V voltagProvvista
- Kanal 2 – 2.5 V voltagProvvista
- Kanal 3 – Temperatura tad-die
It-TVS joħroġ valur kodifikat ta' 16-il bit li jirrappreżenta voltage jew it-temperatura, u n-numru tal-kanal korrispondenti. It-temperatura u l-voltagL-informazzjoni hija tradotta f'temperatura standard u voltage valuri. Għal aktar informazzjoni, ara UG0753: PolarFire FPGA Security User Guide.
Din id-demo tenfasizza l-karatteristika TVS tal-PolarFire billi tuża applikazzjoni bbażata fuq UART (GUI). Id-disinn demo kontinwament jippompja d-dejta mill-kanali tat-TVS għal UART, li tintwera fuq il-GUI. Dan id-disinn demo juri wkoll kif tissimula l-karatteristika TVS tal-apparat PolarFire.
Id-disinn demo jista 'jiġi pprogrammat billi tuża kwalunkwe waħda mill-għażliet li ġejjin:
- Jużaw ix-xogħol file: Biex tipprogramma l-apparat bl-użu tax-xogħol file ipprovdut flimkien mad-disinn files, ara Appendiċi 1: Programmazzjoni tal-Apparat bl-Użu ta’ FlashPro Express, paġna 12.
- L-użu ta' Libero SoC: Biex tipprogramma l-apparat billi tuża Libero SoC, ara Libero Design Flow, paġna 8. Uża din l-għażla meta d-disinn demo jiġi modifikat.
Rekwiżiti tad-Disinn
It-tabella li ġejja telenka r-rekwiżiti tal-ħardwer u tas-softwer għal dan id-disinn demo.

Nota: Libero SmartDesign u screen shots tal-konfigurazzjoni murija f'din il-gwida huma għal skopijiet ta' illustrazzjoni biss. Iftaħ id-disinn Libero biex tara l-aħħar aġġornamenti.
Prerekwiżiti
Qabel ma tibda:
- Għal disinn demo files tniżżil link:
http://soc.microsemi.com/download/rsc/?f=mpf_dg0852_df - Niżżel u installa Libero SoC (kif indikat fil- websit għal dan id-disinn) fuq il-PC ospitanti mill-post li ġej:
https://www.microsemi.com/product-directory/design-resources/1750-libero-soc
L-aħħar verżjonijiet tas-sewwieqa ModelSim, Synplify Pro, u FTDI huma inklużi fil-pakkett ta 'installazzjoni ta' Libero SoC.
Disinn Demo
Id-dijagramma tal-blokk tal-ogħla livell tad-disinn tat-TVS tidher fil-figura li ġejja. L-erba 'kanali kollha tat-TVS huma attivati fid-disinn biex jimmonitorjaw it-temperatura tad-die u l-voltage rails. Il-loġika tad-drapp taqbad il-produzzjoni tal-kanali TVS u tibgħat lil UART IF permezz tal-CoreUART IP.
Il-GUI tirċievi valuri TVS għaqlin tal-kanali u jiddekowdja kif deskritt biex jurihom:
Temperatura tad-die:
Il-valur tal-ħruġ ta '16-bit tal-kanali tat-temperatura huwa rappreżentat f'Kelvin u jista' jiġi dekodifikat kif elenkat fit-tabella li ġejja. Per example, il-valur tal-output tal-kanal tat-temperatura ta '0x133B jimplika 307.56 Kelvin.
Voltage:
Id-dejta preżenti fuq l-outputs VALUE u CHANNEL hija valida biss meta l-output VALID jiġi affermat. Meta kanal jiġi diżattivat billi jiġi ddessertat l-input ta 'abilitazzjoni tal-kanal korrispondenti, allura d-dejta tal-kanal preżenti fuq l-outputs ma tkunx valida anki jekk l-output VALID jiġi affermat. Il-voltagIl-valur tal-output tal-kanali ta '16-bit huwa rappreżentat f'millivolts (mV) u jista' jiġi dekodifikat kif elenkat fit-tabella li ġejja. Per example, il-voltage kanali output valur ta '0x385E jimplika 1803.75 mV.
Implimentazzjoni tad-Disinn
Il-figura li ġejja turi l-implimentazzjoni tad-disinn tas-softwer Libero SoC tad-disinn demo TVS.
Figura 2 • Disinn Demo TVS
Id-disinn tal-ogħla livell jinkludi l-komponenti li ġejjin:
- TVS_IP_0 Makro
- Core_UART_0
- TVS_to_UART_0 loġika
- clock_gen_0
- INIT_MONITOR_0 u PF_RESET_0
TVS_IP_0 Makro
Il-figura li ġejja turi l-konfiguratur tal-interface TVS.
Il-GUI turi t-temperatura tad-die fi grad Celsius billi tikkonverti l-valuri Kelvin. Valur Celsius = valur Kelvin – 273.15
TVS_to_UART_0
Il-loġika TVS għal UART taqbad it-Temperatura u l-Voltage valuri mill-makro TVS u tibgħat id-dejta lil Core_UART_0.
clock_gen_0
CCC huwa kkonfigurat biex jiġġenera l-arloġġ ta '100 MHz.
Fluss ta' Simulazzjoni
Il-mudell ta 'simulazzjoni tat-TVS jaġġorna l-outputs tal-makro TVS ibbażat fuq struzzjonijiet ta' qari mogħtija fil-.mem file jew .txt file. Il- file isem għandu jiġi mgħoddi lill-mudell ta 'simulazzjoni għall-outputs TVS biex toggle. Il-parametru użat biex jaħżen il-.mem file isem jissejjaħ “TVS_MEMFILE”. Żid il-kmand vsim li ġej biex tgħaddi l- file isem. -gTVS_MEMFILE="TRIQ_GĦAL_FILE_RELATTIV_GĦAL_FOLDER_TAS-SIMULAZZJONI”
MEM File Format
Il-format li ġej tal- file huwa f'hex:
Il-.mem file fih il-ħin ta' simulazzjoni segwit mill-valuri diġitali (16-bit) tal-erba' kanali ADC f'dik l-istanza tal-ħin. Huwa meħtieġ valur għall-kanal anki jekk ma jintużax. Il-valur jista 'jkun 0. Is-simulazzjoni tibda bl-outputs tal-kanal kollha jkunu 0. Il-mudell jista 'jiġi ripetut diversi drabi fil-.mem file biex jirriflettu diversi valuri tal-outputs tal-kanal. Il-kontenut tal-mem file hija limitata għal 256 linja.
Simulazzjoni tad-Disinn
Il-proġett Libero jinkludi testbench biex jissimula l-blokka TVS. It-testbench jaqbad l-erba 'valuri kollha tal-kanal TVS billi juża CoreUART IP. Il-valuri diġitali għall-erba 'kanali huma mgħoddija mill-.mem file.
Issettjar ta' Simulazzjoni
Biex tgħaddi l-mem file għas-simulazzjoni, wettaq il-passi li ġejjin:
- Iftaħ is-settings tal-proġett Libero SoC (Proġett > Settings tal-Proġett).
- Agħżel il-kmandi tal-Vsim taħt l-għażliet tas-Simulazzjoni. Daħħal- gTVS_MEMFILE=”tvs_values.mem” fil-qasam Għażliet addizzjonali u mbagħad ikklikkja Save.
A sample tvs_values.mem huwa pprovdut fil-folder tas-simulazzjoni. Il-.mem file irid ikun disponibbli fil-folder ta' simulazzjoni tal-proġett Libero. Il-tvs_values.mem file jaqbad l-output diġitali 16-bit tal-blokka TVS f'każijiet ta 'ħin differenti.
Biex tissimula d-disinn, wettaq il-passi li ġejjin:
- Fit-tab tal-Fluss tad-Disinn, ikklikkja l-lemin fuq Simula taħt Ivverifika d-Disinn ta’ Qabel is-Sinteżi u mbagħad agħżel Iftaħ Interattiv.
Figura 5 • Fluss tad-Disinn—Simula
Meta s-simulazzjoni titlesta, it-tieqa Wave tidher kif muri fil-figura li ġejja. Peress li l-erba 'kanali kollha huma attivati, iċ-ċirkwit TVS joħroġ il-valur tal-erba' kanali f'punt partikolari fil-ħin fuq l-output tal-VALUR flimkien man-numru tal-kanal fuq il-ħruġ tal-KANNAL. Id-dejta preżenti fuq l-outputs VALUE u CHANNEL hija valida biss meta l-output VALID jiġi affermat. Osserva dan li ġej mir-riżultati tas-simulazzjoni:
- Wara li l-kanal ikun attivat għall-konverżjoni, il-blokk TVS jieħu 390 mikrosekonda biex tlesti l-konverżjoni.
- Kull kanal għandu dewmien ta 'konverżjoni ta' 410 mikrosekondi.
- Ir-rata ta 'konverżjoni hija ugwali għal 1920 mikrosekondi, li hija l-istess bħar-rata ta' konverżjoni stabbilita fil-konfiguratur TVS.
- Blokk TVS jiġġenera l-valuri tal-ħruġ ibbażati fuq il-valuri mogħtija fil-tvs_values.mem file.

- Agħlaq ModelSim Pro ME u l-proġett Libero.
Fluss tad-Disinn Libero
Dan il-kapitolu jiddeskrivi l-fluss tad-disinn Libero tad-disinn demo. Il-fluss tad-disinn Libero jinvolvi l-passi li ġejjin:
- Sintetizza
- Post u rotta
- Ivverifika l-Ħin
- Iġġenera Bitstream
- Mexxi PROGRAMM Azzjoni
Il-figura li ġejja turi dawn l-għażliet fit-tab tal-Fluss tad-Disinn.
Figura 7 • Għażliet tal-Fluss tad-Disinn tal-Libero
Sintetizza
Biex tisintetizza d-disinn, wettaq il-passi li ġejjin:
- Mit-tieqa tal-Fluss tad-Disinn, ikklikkja darbtejn Sintetizza.
Meta s-sinteżi tirnexxi, tidher marka ħadra kif muri fil-Figura 7, paġna 8. - Ikklikkja bil-lemin Sintetizza u agħżel View Irrapporta lil view ir-rapport ta' sinteżi u log files fit-tab Rapporti.
Post u Rotta
- Mit-tieqa tal-Fluss tad-Disinn, ikklikkja darbtejn Post u Rotta.
Meta l-post u r-rotta jirnexxu, tidher marka ħadra kif muri fil-Figura 7, paġna 8. - Ikklikkja bil-lemin fuq Post u Rotta u agħżel View Irrapporta lil view ir-rapport u l-log tal-post u r-rotta files fit-tab Rapporti.
Użu tar-Riżorsi
It-tabella li ġejja telenka l-użu tar-riżorsi tad-disinn wara l-post u r-rotta. Dawn il-valuri jistgħu jvarjaw xi ftit għal ġirjiet, settings u valuri taż-żerriegħa differenti ta' Libero.
Ivverifika l-Ħin
Biex tivverifika l-ħin, wettaq il-passi li ġejjin:
- Mit-tieqa tal-Fluss tad-Disinn, ikklikkja darbtejn Ivverifika l-Ħin.
- Meta d-disinn jissodisfa b'suċċess ir-rekwiżiti tal-ħin, tidher marka ħadra kif muri fil-Figura 7, paġna 8.
- Ikklikkja bil-lemin Ivverifika l-Ħin u agħżel View Irrapporta lil view ir-rapport tal-ħin tal-verifika u l-log files fit-tab Rapporti.
Iġġenera Data Array FPGA
Biex tiġġenera dejta tal-array FPGA, ikklikkja darbtejn Iġġenera FPGA Array Data mit-tieqa tal-Fluss tad-Disinn.
Marka ħadra tintwera wara l-ġenerazzjoni b'suċċess tad-dejta tal-firxa tal-FPGA kif muri fil-Figura 7, paġna 8.
Iġġenera Bitstream
Biex tiġġenera l-bitstream, wettaq il-passi li ġejjin:
- Ikklikkja darbtejn Iġġenera Bitstream mit-tab tal-Fluss tad-Disinn.
Meta l-bitstream jiġi ġġenerat b'suċċess, tidher marka ħadra kif muri fil-Figura 7, paġna 8. - Ikklikkja bil-lemin Iġġenera Bitstream u agħżel View Irrapporta lil view il-ġurnal korrispondenti file fit-tab Rapporti.
Mexxi PROGRAMM Azzjoni
Wara li tiġġenera l-bitstream, l-apparat PolarFire għandu jiġi pprogrammat. Biex tipprogramma l-apparat PolarFire, wettaq il-passi li ġejjin:
- Kun żgur li s-Settings tal-Jumper li ġejjin huma stabbiliti fuq il-bord.

- Qabbad il-kejbil tal-provvista tal-enerġija mal-konnettur J9 fuq il-bord.
- Qabbad il-kejbil USB mill-PC Ospitanti għal J5 (port FTDI) fuq il-bord.
- Qawwa fuq il-bord billi tuża l-iswiċċ slide SW3.
- Ikklikkja darbtejn Mexxi PROGRAMMA Azzjoni mit-tab Libero > Design Flow.
Meta l-apparat jiġi pprogrammat b'suċċess, tidher marka ħadra kif muri Figura 7, paġna 8.
It-tmexxija tad-Demo
Dan il-kapitlu jiddeskrivi kif tinstalla u tuża l-Interface tal-Utent Grafiku (GUI) biex tħaddem id-demo tat-TVS. L-applikazzjoni demo PolarFire TVS hija GUI sempliċi li taħdem fuq il-PC ospitanti biex tikkomunika mal-Apparat PolarFire.
Biex tinstalla l-GUI, wettaq il-passi li ġejjin:
- Oħroġ il-kontenut tal-mpf_dg0852_df.rar file. Mill-fowlder mpf_dg0852_df\GUI\TVS_Monitor_GUI_Installer, ikklikkja darbtejn il-setup.exe file.
- Segwi l-istruzzjonijiet murija fuq il-wizard tal-installazzjoni.
Wara l-installazzjoni b'suċċess, TVS_Monitor_GUI jidher fuq il-menu Start tad-desktop tal-PC ospitanti.
Biex tmexxi d-demo TVS, wettaq il-passi li ġejjin:
- Mill-menu Start, ikklikkja TVS_Monitor_GUI biex tniedi l-applikazzjoni. Kun żgur li l-bord huwa konness u li jintgħażel Log Folder xieraq.
- Ikklikkja Connect. Fuq konnessjoni b'suċċess, il-GUI turi t-temperatura u l-voltage valuri. Log file hija maħluqa maż-żmien stamp fil- file isem fil-post Log Folder.
B'mod awtomatiku, Log Folder jindika l-'Appoġġ'FileIl-fowlder s' fid-direttorju tal-installazzjoni. L-utent jista' jimmodifika l-post tal-Log Fowlder qabel ma jikkonnettja mal-bord.
Nota: Kun żgur li l-Logg Folder mhuwiex post ristrett tas-sistema. F'dan il-każ, l-utent huwa meħtieġ li jniedi l-GUI bi privileġġi tal-amministratur (ikklikkja bil-lemin u mmexxi bħala admin). - Upper Limit, Lower Limit, u l-varjazzjoni minima biex tilloggja għal kull wieħed mill-kanali huma konfigurabbli fis-setup.ini file. Il-valuri tal-kanal huma illoggjati fil-log file jekk ikun hemm varjazzjoni li taqbeż il-valuri speċifikati ta' 'min var' fis-setup.ini file.
Il-figura li ġejja turi t-temperatura standard u l-voltage valuri tal-kanal 0 (1.05 V). Il-plott jikkorrispondi għall-valuri tal-Kanal 0. Bl-istess mod, agħżel il-kanali l-oħra u view il-valuri u l-plots korrispondenti tagħhom.
Figura 8 • Għażla tal-Port COM u Konnessjoni—Kanal 0
Nota: Il-GUI taġġorna l-valuri tal-kanal TVS bid-dewmien imdaħħal fil-qasam Dewmien (ms).
Appendiċi 1: Ipprogrammar tal-Apparat Bl-Użu ta' FlashPro Express
Din it-taqsima tiddeskrivi kif tipprogramma l-apparat PolarFire bl-ipprogrammar .job file bl-użu ta' FlashPro Express. Il-.job file huwa disponibbli fid-disinn li ġej files folder post:
mpf_dg0852_df\Programming_Job
Biex tipprogramma l-apparat, wettaq il-passi li ġejjin:
- Kun żgur li s-settings tal-jumpers fuq il-bord huma l-istess bħal dawk elenkati fit-Tabella 5, paġna 10.
Nota: Is-swiċċ tal-provvista tal-enerġija għandu jintefa waqt li jsiru l-konnessjonijiet tal-jumpers. v - Qabbad il-kejbil tal-provvista tal-enerġija mal-konnettur J9 fuq il-bord.
- Qabbad il-kejbil USB mill-PC Ospitanti mal-J5 (port FTDI) fuq il-bord.
- Qawwa fuq il-bord billi tuża l-iswiċċ slide SW3.
- Fuq il-PC ospitanti, iniedi s-softwer FlashPro Express.
- Ikklikkja Ġdid jew agħżel Proġett ta 'Impjiegi Ġdid minn FlashPro Express Job mill-menu tal-Proġett biex toħloq proġett ta' xogħol ġdid, kif muri fil-figura li ġejja.

- Daħħal dan li ġej fil-kaxxa ta' dialog Proġett ta' Impjiegi Ġdid minn FlashPro Express Job:
- Xogħol ta' programmar file: Ikklikkja Ibbrawżja, innaviga lejn il-post fejn il-.job file tinsab, u agħżel il- file. Il-post default huwa: \mpf_dg0852_df\Programming_Job.
- Il-post tal-proġett tax-xogħol FlashPro Express: Ikklikkja Ibbrawżja u naviga sal-post fejn trid issalva l-proġett.
Figura 10 • Proġett ta' Impjiegi Ġdid minn FlashPro Express Job
- Ikklikkja OK. L-ipprogrammar meħtieġ file jintgħażel u lest biex jiġi pprogrammat fl-apparat.
- It-tieqa FlashPro Express tidher kif muri fil-figura li ġejja. Ikkonferma li numru tal-programmatur jidher fil-qasam tal-Programmer. Jekk ma jagħmilx hekk, ikkonferma l-konnessjonijiet tal-bord u kklikkja Aġġorna/Rescan Programmers.
Figura 11 • L-ipprogrammar tal-Apparat
- Ikklikkja RUN biex tipprogramma l-apparat. Meta l-apparat jiġi pprogrammat b'suċċess, jintwera status RUN PASSED kif muri fil-figura li ġejja. Ara Tmexxi d-Demo, paġna 11 biex tħaddem id-demo tat-TVS.

- Agħlaq FlashPro Express jew fit-tab tal-Proġett, ikklikkja Ħruġ.
Appendiċi 2: Tmexxi l-Iskript TCL
L-iskripts TCL huma pprovduti fid-disinn files folder taħt direttorju TCL_Scripts. Jekk meħtieġ, il-fluss tad-disinn jista 'jiġi riprodott mill-Implimentazzjoni tad-Disinn sal-ġenerazzjoni tax-xogħol file.
Biex tħaddem it-TCL, segwi l-passi hawn taħt:
- Tnedija tas-softwer Libero
- Agħżel Proġett > Eżegwixxi Script....
- Ikklikkja Ibbrawżja u agħżel script.tcl mid-direttorju TCL_Scripts imniżżel.
- Ikklikkja Run.
Wara l-eżekuzzjoni b'suċċess tal-iskrittura TCL, il-proġett Libero jinħoloq fid-direttorju TCL_Scripts.
Għal aktar informazzjoni dwar skripts TCL, irreferi għal mpf_dg0852_df/TCL_Scripts/readme.txt.
Irreferi għall-Gwida ta' Referenza tal-Kmand TCL ta' Libero® SoC għal aktar dettalji dwar il-kmandi TCL. Ikkuntattja l-Appoġġ Tekniku għal kwalunkwe mistoqsija li tiltaqa' magħhom meta tħaddem l-iskrittura TCL
Dokumenti / Riżorsi
![]() |
Microsemi DG0852 PolarFire FPGA Temperatura u Voltage Sensor [pdfGwida għall-Utent DG0852 PolarFire FPGA Temperatura u Voltage Sensor, DG0852, PolarFire FPGA Temperatura u Voltage Sensor, PolarFire FPGA, Temperatura u Voltage Sensor, Voltage Sensor, Sensor |





