MIKROCHIP-logo

MICROCHIP PD77728 Mappa tar-Reġistru tal-Modalità Awtomatika

MICROCHIP-PD77728-Modalità-Awtomatika-Reġistru-Mappa-immaġni-prodott

Speċifikazzjonijiet tal-Prodott

  • Mudell: PD77728
  • Modalità: Auto
  • Reġistru Mappa: Inkluż

Istruzzjonijiet għall-Użu tal-Prodott

Flowchart Operattiv tal-Awtomode
Il-Flowchart Operazzjonali tal-Automode tipprovdi gwida pass pass għall-użu tal-mappa tar-reġistru PD77728:

  1. Ibda l-proċess.
  2. Wettaq l-Issettjar Inizjali (mhux obbligatorju) billi tikkonfigura Maskra ta' Interruzzjoni (0x01), Prijorità tal-Port (0x15), Mixxellanji (0x17), Mapping tal-portijiet (0x26), Prijorità tal-port multi-bit OSS (0x27, 0x28), Limitu tal-qawwa tal-port (0x2A, 0x2B). ), u Inrush Aġġustabbli (0x40).
  3. Iċċekkja jekk l-issettjar Inizjali huwiex komplut.
  4. Jekk IVA, ipproċedi għall-Issettjar tal-Modalità tal-Port billi tikkonfigura l-modalità tal-Port (0x12) u l-buttuna tal-Enable Enable (0x19).
  5. Jekk LE, iċċekkja jekk Interrupt Pin huwiex baxx.
  6. Jekk IVA, aqra r-reġistru tal-Avvenimenti (0x00) u r-reġistri tal-Avvenimenti korrispondenti (0x02-0x0B).
  7. Iċċekkja jekk il-Port huwiex ON.
  8. Jekk IVA, aqra Parametri tal-Kejl tal-Port: Voltage & Kurrenti (0x30-0x3F), Parametri tal-Firma IEEE (0x44-0x4B), Parametri tal-Klassifikazzjoni (0x4C- 0x4F), u Parametri tal-Klassifikazzjoni Awtomatika (0x51-0x54)
  9. Ittemm il-proċess.

Irreġistra Dettalji tal-Mappa
Id-dettalji tal-mappa tar-reġistru tal-apparat PD77728 huma elenkati f'diversi tabelli:

  1. Interruzzjonijiet (Tabella 2-1)
  2. Avveniment (Tabella 2-2)
  3. Status (Tabella 2-3)

Mistoqsijiet Frekwenti (FAQ)

  • Q: X'inhuma l-komponenti ewlenin tal-Mappa tar-Reġistru tal-Modalità Auto PD77728?
    A: Il-komponenti ewlenin jinkludu Interruzzjonijiet, Avvenimenti, u reġistri tal-Istat kif iddettaljat fit-tabelli tal-mappa tar-reġistru.
  • Q: Kif nista' nikkonfigura l-Issettjar tal-Modalità tal-Port fil-Flowchart Operazzjonali tal-Automode?
    A: Tista 'tikkonfigura l-Modalità tal-Port billi tissettja l-modalità tal-Port (0x12) u l-buttuna tal-Power Enable (0x19) skont l-istruzzjonijiet ipprovduti.

PD77728 Mappa tar-Reġistru tal-Modalità Awtomatika

Introduzzjoni

Dan id-dokument jiddeskrivi l-mappa tar-reġistru PD77728 u l-funzjonalità tar-reġistru. Il-metodu ta 'komunikazzjoni PD77728 huwa bbażat fuq I2C, billi juża aċċess għar-reġistru kif muri fil-Figura 1. Kull PD77728 jinkludi żewġ indirizzi I2C konsekuttivi (indirizz I2C wieħed jikkontrolla 4 portijiet ta' 2 pari). Iż-żewġ indirizzi I2C huma stabbiliti minn pinnijiet A1–A4, u kull indirizz huwa 7 bits. L-apparat PD77728 ma jeħtieġx appoġġ tal-medda tal-arloġġ mill-host. Ara t-taqsima I2C fid-Datasheet PD77728 biex tipprogramma l-indirizz I2C.
Figura 1. Tranżazzjonijiet I2CMICROCHIP-PD77728-Mappa-Reġistru-Modalità-Awtomatika- (1)

  1. Flowchart Operattiv tal-Awtomode
    Il-figura li ġejja turi l-Flowchart Operazzjonali tal-Automode tal-mappa tar-reġistru PD77728.
    Figura 1-1. Flowchart Operattiv tal-AwtomodeMICROCHIP-PD77728-Mappa-Reġistru-Modalità-Awtomatika- (2) MICROCHIP-PD77728-Mappa-Reġistru-Modalità-Awtomatika- (3) MICROCHIP-PD77728-Mappa-Reġistru-Modalità-Awtomatika- (4)
  2. Irreġistra Mappa
    It-tabelli li ġejjin jelenkaw id-dettalji tal-mappa tar-reġistru tal-apparat PD77728.

Tabella 2-1. Interruzzjonijiet

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x00 Tinterrompi RO Sistema Avveniment ta' Provvista Ibda Ħtija Tagħbija żejda Klassi Magħmul I2C

SR/ Kap Miżuri

Disco nnect Pwr Tajjeb

Avveniment

Pwr Enable

Avveniment

1000,

0000b

0x01 Int

Maskra

R/W Sistema Maskra 1000,

0000b

Tabella 2-2. Avveniment

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja Stat
0x02 Qawwa RO 4321 Qawwa Tajba Bidla Qawwa Jippermetti Bidla 0000,0

000b

0x03 KtR Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x04 Sejbien/

Klassifikazzjoni

RO 4321 Klassi Magħmul Individwa/CC Magħmul 0000,0

000b

0x05 KtR Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x06 Tort RO 4321 Tagħbija taħt Tagħbija żejda 0000,0

000b

0x07 KtR Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x08 Ibda RO 4321 Ħsara Limitu Kurrent Ħtija Power Up 0000,0

000b

0x09 KtR Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x0A Provvista RO 4321 Fuq Temp VDD UVLO

Nuqqas

VDD UVLO

Twissija

Vpwr UVLO PCUT34 PCUT1 2 OSS

Avveniment

RAM

Tort

00xx,0 000b
0x0B KtR

Tabella 2-3. Status

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja Stat
0x0C Individwa/ Klassi

Status

RO 1 Klassi Rilevata (ara Tabella 3-8) Status ta' Sejbien (ara Tabella 3-7) 0000,00

00b

0x0D Individwa/ Klassi

Status

RO 2 0000,00

00b

0x0E Individwa/ Klassi

Status

RO 3 0000,00

00b

0x0F Individwa/ Klassi

Status

RO 4 0000,00

00b

0x10 Qawwa RO 4321 Qawwa Tajba Jippermetti l-Enerġija 0000,00

00b

Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x11 Pin RO Sistema AUTO Indirizz tal-Klijent Riżervat Riżervat 0,SA[4: 0],0,0b

Tabella 2-4. Konfigurazzjoni

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja Stat
0x12 Port

Modalità

R/W 4321 Modalità Port 4 (ara Tabella 3-9) Modalità Port 3 (ara Tabella 3-9) Modalità Port 2 (ara Tabella 3-9) Modalità Port 1 (ara Tabella 3-9) 0000,00 00b
0x15 PWRPR R/W 4321 Prijorità tal-Enerġija tal-Port Itfi PCUT 0000,00

00b

Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1
0x17 Misc R/W Globali Interrupt Pin Enable Port Sig Miżura Riżervat Multi-Bit

Prijorità

Bidla Riżervat 0x29

Imġieba

1100,00

00b

KLASSI SKOPERA
0x19 Qawwa

Ippermettiet

WO 4321 Qawwa Mitfi Qawwa Mixgħul 0000,00

00b

Port 4 Port 3 Port 2 Port 1 Port 4 Port 3 Port 2 Port 1

Tabella 2-5. Ġenerali

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja Stat
0x1B ID RO Sistema Manifattura ID IC ID xxxx,x101b (Nota 1)
0x1C AC/CC RO 4321 AutoClass Individwat Riżultati tal-Iċċekkjar tal-Konnessjoni 0000,0000b
Port 4 Port 3 Port 2 Port 1 Port 3, 4 Port 1, 2
  • Nota:
  • 1. x = Valur mhux magħruf
  • Tabella 2-6. Speċjalizzati
Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x24 Qawwa fuq Ħsara RO 4321 Port 4 Port 3 Port 2 Port 1 0000,0000b
0x25 KOR 0000,0000b
0x26 Portijiet Matriċi R/W 4321 Remappa tal-port 4 Remappa tal-port 3 Remappa tal-port 2 Remappa tal-port 1 1110,0100b
0x27 Prijorità tal-Enerġija Multi-Bit R/W 21 Resv Port 2 Resv Port 1 0000,0000b
0x28 R/W 43 Resv Port 4 Resv Port 3 0000,0000b
0x2A 4P Konfigurazzjoni tal-Pulizija R/W 21 4P Port tal-Pulizija 1, 2 1111,1111b
0x2B R/W 43 4P Port tal-Pulizija 3, 4 1111,1111b
0x2C Temp. RO 4321 Temperatura tad-Die 367 − 2 * (regVal_decimal) (gradi Celsius)
0x2E VPWR RO 4321 VPWR LSB
0x2F RO Riżervat VPWR MSB

Tabella 2-7. Sett ta' Reġistru Estiż—Kejl Parametriku tal-Port

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x30 I-LSB RO 1 Port 1 LSB kurrenti 0000,0000b
0x31 I-MSB RO 1 Riżervat Port 1 MSB kurrenti 0000,0000b
0x32 V-LSB RO 1 Port 1 Voltage LSB 0000,0000b
0x33 V-MSB RO 1 Riżervat Port 1 Voltage MSB 0000,0000b
0x34 I-LSB RO 2 Port 2 LSB kurrenti 0000,0000b
0x35 I-MSB RO 2 Riżervat Port 2 MSB kurrenti 0000,0000b
0x36 V-LSB RO 2 Port 2 Voltage LSB 0000,0000b
0x37 V-MSB RO 2 Riżervat Port 2 Voltage MSB 0000,0000b
0x38 I-LSB RO 2 Port 3 LSB kurrenti 0000,0000b
Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x39 I-MSB RO 2 Riżervat Port 3 MSB kurrenti 0000,0000b
0x3A V-LSB RO 2 Port 3 Voltage LSB 0000,0000b
0x3B V-MSB RO 2 Riżervat Port 3 Voltage MSB 0000,0000b
0x3C I-LSB RO 2 Port 4 LSB kurrenti 0000,0000b
0x3D I-MSB RO 2 Riżervat Port 4 MSB kurrenti 0000,0000b
0x3E V-LSB RO 2 Port 4 Voltage LSB 0000,0000b
0x3F V-MSB RO 2 Riżervat Port 4 Voltage MSB 0000,0000b

Tabella 2-8. Sett ta' Reġistru Estiż—Konfigurazzjoni 1

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x40 Foldback u Inrush RW 4321 Mhux Użat Inrush aġġustabbli 0000,0000b
Port 4 Port 3 Port 2 Port 1
0x41 Firmware RO Sistema Reviżjoni tal-Firmware xxxx,xxxxb (Nota 1)
0x43 ID tal-apparat RO Sistema ID tal-apparat Reviżjoni tas-silikon Ikkuntattja Microchip għall-aktar firmware aġġornat.
  • Nota:
  • 1. x = Varjabbli mhux magħruf
  • Tabella 2-9. Kejl tal-Firem tal-Port
Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x44 Issib Reżistenza RO 4 Port 1 Sejbien Firma Reżistenza 0000,0000b
0x45 Issib Reżistenza RO 3 Port 2 Sejbien Firma Reżistenza 0000,0000b
0x46 Issib Reżistenza RO 2 Port 3 Sejbien Firma Reżistenza 0000,0000b
0x47 Issib Reżistenza RO 1 Port 4 Sejbien Firma Reżistenza 0000,0000b
0x48 Issib Reżistenza RO 4 Kapaċità tal-Firma tas-Sejbien tal-Port 1 0000,0000b
0x49 Issib Reżistenza RO 3 Kapaċità tal-Firma tas-Sejbien tal-Port 2 0000,0000b
0x4A Issib Reżistenza RO 2 Kapaċità tal-Firma tas-Sejbien tal-Port 3 0000,0000b
0x4B Issib Reżistenza RO 1 Kapaċità tal-Firma tas-Sejbien tal-Port 4 0000,0000b

Tabella 2-10. Status ta' Klassi Assenjat

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x4C Klassi Assenjata RO 1 Port tal-Klassi Assenjat 1 Port tal-Klassi 1 mitlub 0000,0000b
0x4D RO 2 Port tal-Klassi Assenjat 2 Port tal-Klassi 2 mitlub 0000,0000b
0x4E RO 3 Port tal-Klassi Assenjat 3 Port tal-Klassi 3 mitlub 0000,0000b
0x4F RO 4 Port tal-Klassi Assenjat 4 Port tal-Klassi 4 mitlub 0000,0000b

Tabella 2-11. Konfigurazzjoni u Status AutoClass

Indirizz Isem R/W Tip Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 Irrisettja l-Istat
0x51 Qawwa AutoClass RO 1 Magħmul Port 1 tal-Enerġija tal-Klass Auto Ikkalkulat 0000,0000b
0x52 RO 2 Magħmul Port 2 tal-Enerġija tal-Klass Auto Ikkalkulat 0000,0000b
0x53 RO 3 Magħmul Port 3 tal-Enerġija tal-Klass Auto Ikkalkulat 0000,0000b
0x54 RO 4 Magħmul Port 4 tal-Enerġija tal-Klass Auto Ikkalkulat 0000,0000b

Reġistru Funzjonalità

L-indirizz ta' kull reġistru jirrappreżenta byte ta' data.
Ir-reġistru għandu l-modi li ġejjin:

  • RO: Aqra biss, dan ir-reġistru jista' jinqara mill-host (dan ir-reġistru ma jistax jiġi stabbilit mill-host).
  • R/W: Aqra/Kitba, dan ir-reġistru jista 'jinqara u ssettjat mill-ospitant.
  • COR: Clear On Read, dan ir-reġistru jista' jinqara biss mill-host (ladarba jinqara, il-valur tiegħu jiġi reset).
  • Tip:
    • Sistema: Ir-reġistru jirrappreżenta l-funzjonalità tal-indirizz I2C kollu, marbut ma' dan ir-reġistru.
    • Port: Ir-reġistru jirrappreżenta l-funzjonalità ta 'port jew ftit portijiet, in-numru tal-port relatat huwa miktub fiċ-ċellula.

Reġistri ta' Avvenimenti (0x00 sa 0x0B) 0x00—Avveniment ta' Interruzzjoni

  • Kull bit jirrappreżenta avveniment tas-sistema. Meta l-bit ikun ugwali għal 1, jindika li seħħ avveniment.
  • It-tabella li ġejja telenka l-avvenimenti assoċjati mar-reġistru.
  • Tabella 3-1. Avveniment tas-Sistema
Bit Avveniment Isem Deskrizzjoni tal-Avveniment
0 Jippermetti l-Enerġija Port beda ċiklu ta 'power-up.
1 Qawwa Tajba Port ikun spiċċa l-power-up stage u qed iwassal il-poter.
2 Skonnettja Port li kkonsenja l-enerġija mexa minn status ON għal OFF.
3 I2C Xarabank Soft Reset/Legacy Detection Lest Xarabank I2C, 50 ms timeout mill-kundizzjoni tal-Ibda sal-Waqfien IEEE® is-sejbien jonqsu u r-reset tas-sejbien tal-legat huwa lest biex jinqara.
4 Klassifikazzjoni Magħmula Klassifikazzjoni u AutoClass kompluti
5 Tagħbija żejda Tagħbija żejda jew avveniment ta' limitu kurrenti
6 Ibda Żball Kurrent ta' inrush għoli wisq jew allokazzjoni ta' enerġija insuffiċjenti
7 Provvista Nuqqas relatat mal-provvista tas-sistema
  • 0x01—Maskra ta' Interruzzjoni
  • Kull bit jirrappreżenta maskra għal avveniment tas-sistema, deskritt fir-reġistru 0x00.
  • Meta l-bit jiġi ssettjat mill-host għal 1, avveniment jiġi rrappurtat fil-bit relattiv tar-reġistru 0x00. 0x02/0x03 — Avvenimenti tal-Power
  • Dawn iż-żewġ reġistri jindikaw kwalunkwe bidla fl-istatus tal-oġġett tal-enerġija tal-port/tal-abilitazzjoni tal-enerġija.
  • Reġistru 0x02 huwa reġistru jinqara biss.
  • Reġistru 0x03 huwa reġistru COR; meta jinqara, iż-żewġ reġistri, 0x02 u 0x03, jitneħħew. Reġistru 0x10 (Power Status) jipprovdi l-istatus attwali tal-enerġija tal-port.
  • Bits 0…3 jindikaw il-bidla tal-abilitazzjoni/diżattivazzjoni tal-enerġija:
    • 0 = L-ebda bidla
    • 1 = Bidla seħħet
      Bits 4...7 jindikaw bidla tajba fil-qawwa
    • 0 = L-ebda bidla
    • 1 = Bidla seħħet
      0x04/0x05 — Avvenimenti ta' Sejbien, Klassifikazzjoni u Kontroll tal-Konnessjoni
  • Dawn iż-żewġ reġistri jindikaw bidliet fl-istatus ta' Avvenimenti ta' Sejbien, Klassifikazzjoni u Konnessjoni.
  • Reġistru 0x04 huwa reġistru jinqara biss.
  • Reġistru 0x05 huwa reġistru COR; meta jinqara, iż-żewġ reġistri, 0x04 u 0x05, jitneħħew.
  • Reġistri 0x4C sa 0x54 jipprovdu l-informazzjoni sħiħa dwar il-klassi mitluba, klassi assenjata, u l-istatus AutoClass.
  • Bits 0...3 jindikaw bidla fil-kontroll tal-kxif u tal-konnessjoni.
    • 0 = L-iskoperta u l-verifika tal-konnessjoni għadha ma tlestewx
    • 1 = Tlestew il-kontroll tas-sejbien u l-konnessjoni Bits 4...7 jindikaw bidla fil-kontroll tal-kxif u tal-konnessjoni
    • 0 = Klassifikazzjoni għadha ma tlestietx
    • 1 = Il-Klassifikazzjoni tlestiet 0x06/0x07—Avvenimenti ta' Tagħbija Insuffiċjenti/Tagħbija Eċċessiva
  • Dawn iż-żewġ reġistri jindikaw bidliet fl-istatus tal-port minħabba avveniment ta 'tagħbija baxxa/skonnettjata jew tagħbija żejda.
  • Reġistru 0x06 huwa reġistru jinqara biss.
  • Reġistru 0x07 huwa reġistru COR; meta jinqara, iż-żewġ reġistri 0x06 u 0x07 jitneħħew.
  • Il-valur tal-limitu tal-qawwa tal-port jista 'jiġi stabbilit fir-reġistru 0x29.
  • Bits 0...3 jindikaw avveniment ta' tagħbija żejda
    • 0 = L-ebda bidla
    • 1 = L-enerġija tneħħa mill-portijiet minħabba tagħbija żejda
  • Bits 4...7 jindikaw avveniment ta' underload/PD disconnect/MPS
    • 0 = L-ebda bidla
    • 1 = L-enerġija tneħħa mill-portijiet minħabba tagħbija baxxa/skonnettjar tal-PD/MPS 0x08/0x09—Ħsara fil-Power-up/Avvenimenti tal-Limitu tal-Kurrenti
  • Dawn iż-żewġ reġistri jindikaw bidliet fl-istatus tal-port minħabba ħsara fil-power-up tal-port (jiġifieri, inrush għoli), u meta l-port kien skonnettjat minħabba avveniment tal-limitu kurrenti itwal minn dak iż-żmien.
  • TLIM jew short circuit.
  • Reġistru 0x08 huwa reġistru jinqara biss.
  • Reġistru 0x09 huwa reġistru COR; meta jinqara, iż-żewġ reġistri 0x06 u 0x07 jitneħħew.
  • Bits 0…3 jindikaw avveniment ta' ħsara fl-enerġija
    • 0 = Ebda tort
    • 1 = Ħsara fl-enerġija fuq il-port
  • Bits 4...7 jindikaw avveniment ta' underload/PD disconnect/MPS
    • 0 = Ebda tort
    • 1 = L-enerġija tneħħa mill-portijiet minħabba l-avveniment tal-limitu kurrenti/qasir 0x0A/0x0B—Avvenimenti tal-Provvista
  • Funzjonalità tar-Reġistru Dawn iż-żewġ reġistri jindikaw fallimenti fil-provvista tal-enerġija tas-sistema.
  • Kull bit tirrifletti ċertu falliment.
  • Reġistru 0x0A huwa reġistru jinqara biss.
  • Reġistru 0x0B huwa reġistru COR; meta jinqara, iż-żewġ reġistri, 0x06 u 0x07, jitneħħew.
    It-tabella li ġejja tiddeskrivi l-falliment assoċjat maż-żewġ reġistri.

Tabella 3-2. Avveniment ta' Nuqqas ta' Provvista

Bit Avveniment Isem Deskrizzjoni tal-Avveniment
0 NA Dejjem 0
1 Avveniment OSS
  • 0 = L-ebda avveniment
  • 1 = seħħet avveniment
  • (Reg 0x00, bit 2 huwa stabbilit ukoll minħabba avveniment OSS)
2 4-Pair Port—Avveniment ta' Enerġija Eċċessiva (Portijiet 1 u 2)
  • 0 = L-ebda avveniment
  • 1 = seħħet qawwa żejda tal-avveniment (Reg 0x00, il-bit 5 huwa ssettjat ukoll)
3 4-Pair Port—Avveniment ta' Enerġija Eċċessiva (Portijiet 3 u 4)
  • 0 = L-ebda avveniment
  • 1 = seħħet qawwa żejda tal-avveniment (Reg 0x00, il-bit 5 huwa ssettjat ukoll)
4 VEWLENIN baxx wisq
  • 0 = L-ebda avveniment
  • 1 = VEWLENIN huwa taħt il-limitu minimu
5 VDD twissija baxxa wisq
  • 0 = L-ebda avveniment
  • 1 = VDD huwa taħt il-limitu minimu ta' twissija (2.7 VDC)
6 VDD falliment baxx wisq
  • 0 = L-ebda avveniment
  • 1 = VDD huwa taħt il-limitu minimu ta' ħsara (2.4 VDC, PoE huwa diżattivat)
7 Over Temperature
  • 0 = L-ebda avveniment
  • 1 = It-temperatura taqbeż l-issettjar

Reġistri tal-Istat (0x0C sa 0x11)
Dawn l-erba' reġistri li jipprovdu l-istatus ta' skoperta tal-port huma elenkati fit-Tabella 3-3, u l-klassifikazzjoni attwali misjuba hija elenkata fit-Tabella 3-4. Dawn ir-reġistri jinqraw biss.

  • 0x0C: Status ta 'Sejbien tal-Port 1/Klassifikazzjoni Miskoperta
  • 0x0D: Status ta 'Sejbien tal-Port 2/Klassifikazzjoni Miskoperta
  • 0x0E: Status ta 'Sejbien tal-Port 3/Klassifikazzjoni Miskoperta
  • 0x0F: Status ta 'Sejbien tal-Port 3/Klassifikazzjoni Miskoperta
  • Kull reġistru huwa maqsum f'bits għall-istatus ta 'skoperta u l-istatus tal-klassi mitluba.

Tabella 3-3. Status ta' Sejbien (Bits 0...3)

Valur Bin/Hex Status ta 'Sejbien
0000b/0x0 Mhux magħruf: valur POR
0001b/0x1 Short circuit
0010b/0x2 Il-port huwa ċċarġjat minn qabel
0011b/0x3 Ir-reżistenza hija baxxa wisq
0100b/0x4 Sejbien IEEE® 802.3bt validu
0101b/0x5 Ir-reżistenza hija għolja wisq
0110b/0x6 Il-port huwa miftuħ/vojt
0111b/0x7 Vol esterntage jiġi skopert fuq il-port
Valur Bin/Hex Status ta 'Sejbien
1110b/0x14 MOSFET_FAULT

Tabella 3-4. Status tal-Klassi Mitlub (Bits 4…7)

Valur Bin/Hex Mitlub Klassi Status
0000b/0x0 Mhux magħruf: valur POR
0001b/0x1 Klassi 1
0010b/0x2 Klassi 2
0011b/0x3 Klassi 3
0100b/0x4 Klassi 4
0101b/0x5 Riżervat: Ittrattat bħala klassi 0
0110b/0x6 Klassi 0
0111b/0x7 Kurrent żejjed
1000b/0x8 Klassi 5 4P SS
1001b/0x9 Klassi 6 4P SS
1010b/0xA Klassi 7 4P SS
1011b/0xB Klassi 8 4P SS
1100b/0xC Klassi 4 + (il-port PSE huwa limitat għall-baġit tal-enerġija tat-tip 1)
1101b/0xD Klassi 5 4P DS
1110b/0xE Riżervat
1111b/0xF Diskrepanza fil-klassifikazzjoni

Noti: 

  • SS = Firma Unika
  • DS = Firma Doppja

0x10—Power Enable/Power Good

  • Il-bit Power Enable (bits 0..3, daqsxejn għal kull port) huwa ssettjat meta port ikun fi proċess ta 'powered-up.
  • Il-bit Power Good Status (bits 4..7, daqsxejn għal kull port) jirrappreżenta port tal-kunsinna tal-enerġija, wara li jinxtegħel b'suċċess.
  • Dan ir-reġistru huwa marbut mar-reġistri tal-avvenimenti 0x02/0x03.
  • Bits 0…3 Power Enable
  •  0 = Port mhux fil-proċess ta 'power-up
  • 1 = Il-port jinsab fi proċess ta' power-up
  • Bits 4...7 Qawwa Tajba
  • 0 = Port huwa mitfi
  •  1 = Il-port ġie mħaddem b'suċċess

0x11—Istatus I2C

  • Bits 3...6 jipprovdu l-valur tal-brilli A1...A4 (brilli 48..51), li jistabbilixxu l-indirizz I2C taż-żewġ quads.

Reġistri tal-Konfigurazzjoni (0x12 sa 0x19 u 0x27/0x28) 0x12—Setting tal-Modalità tal-Operazzjoni tal-Port

  • Dan ir-reġistru jinqara/tikteb, biex jiġu stabbiliti l-4 portijiet kollha skont Tabella 3-5. Kull 2 ​​bits issettja port skont Tabella 3-5:
    • Bits 0..1 issettja l-port 1
    • Bits 2..3 issettja l-port 2
    • Bits 4..5 issettja l-port 3
    • Bits 6..7 issettja l-port 4

Tabella 3-5. Mod ta' Operazzjoni tal-Port

Modalità ta' Operazzjoni tal-Port Deskrizzjoni Valur
Itfi Kwalunkwe attività PoE hija diżattivata (skoperta, klassifikazzjoni, enerġija). 00b
Awtonomu
  • PSE huwa attivat.
  • Sejbien, klassifikazzjoni, power-up, u qawwa huma preformati awtomatikament.
11b
  • 0x15—Prijorità tal-Port
  • Dan ir-reġistru jinqara/kitba.
  • Bits 0..3 għandhom jiġu ssettjati għal 0.
  • Bits 4..7 issettjati jekk il-port jiġi effettwat mill-pin OSS:
    • Bit 4 jistabbilixxi l-port 1
    • Bit 5 jistabbilixxi l-port 2
    • Bit 6 jistabbilixxi l-port 3
    • Bit 7 jistabbilixxi l-port 4
  • Meta l-bit ikun issettjat għal 0, il-port ma jkunx skonnettjat minħabba bidliet fil-livell OSS. Meta l-bit ikun issettjat għal 1, il-qawwa ta 'dak il-port titneħħa waqt il-bidliet OSS. 0x17—Misc
  • Dan ir-reġistru huwa jaqra/kitba, bit 4 biss għandu jkun issettjat.
  • Bit 4 issettja l-mod OSS:
    • 0 = Il-mod OSS huwa bit wieħed
    • 1 = OSS huwa multi-bit
  • 0x19-Power Pushbutton
  • Dan ir-reġistru jinqara/kitba.
  • Bits 4..7 huma użati biex jiskonnettjaw momentarjament l-attività PoE tal-portijiet, bit għal kull port. Wara dan il-port se jkompli l-attività tiegħu għal kull reġistru 0x14
    • 0 = Ma jwettaq xejn.
    • 1 = Il-port huwa momentanjament mitfi. Wara l-azzjoni, il-bit se jitneħħa internament. Wara l-azzjoni, il-bit se jitneħħa internament.
  • Ftit għal kull port:
    • Bit 4 jistabbilixxi l-port 1
    • Bit 5 jistabbilixxi l-port 2
    • Bit 6 jistabbilixxi l-port 3
    • Bit 7 jistabbilixxi l-port 4

0x27/0x28—Prijorità Multi-Bit

  • Dawn iż-2 reġistri jinqraw/kitbu, bit 4 biss għandu jiġi ssettjat, il-bits l-oħra kollha għandhom jinżammu bħal fil-default.
  • F'kull reġistru, il-prijorità ta 'żewġ portijiet tista' tiġi stabbilita, 8 livelli ta 'prijorità, filwaqt li l-prijorità 7 hija l-ogħla prijorità, u l-prijorità 0 hija l-inqas.
  • Reġistru 0x27 jistabbilixxi l-prijorità tal-portijiet 1, 2.
  • Irreġistra 0x28 settijiet portijiet 3, 4.
  • Reġistri Ġenerali (0x1B u 0x1C)

0x1B — Manifattura ID u Chip IC

  • Dan ir-reġistru jinqara biss.
  • Il-valur tar-reġistru huwa 0x2D (00101101b).

0x1C — AutoClass u Riżultat tal-Iċċekkjar tal-Konnessjoni

  • Dan ir-reġistru jinqara biss.
  • Bits 0...1 jipprovdu r-riżultat tal-kontroll tal-konnessjoni tal-ewwel port ta' 4 pari (portijiet 1 u 2), skont Tabella 3-6.
  • Bits 2…3 jipprovdu r-riżultat tal-kontroll tal-konnessjoni tat-tieni port ta’ 4 pari (portijiet 3 u 4), skont Tabella 3-6.

Tabella 3-6. Riżultat tal-Iċċekkjar tal-Konnessjoni

Valur Riżultat tal-Iċċekkjar tal-Konnessjoni
0x0 Mhux magħruf jew mhux komplut.
0x1 Firma waħda ta' 4 par.
0x2 Firma doppja ta' 4 pari.
0x3 Kontroll tal-konnessjoni difettuż, jew firma invalida misjuba fuq wieħed mis-settijiet ta' par.

Bits 4...7 Indika jekk il-PD konness jappoġġjax AutoClass:

  • 0 = PD ma jappoġġjax AutoClass
  • 1 = PD jappoġġja AutoClass

Daqsxejn għal kull port:

  • Bit 4 jistabbilixxi l-port 1
  • Bit 5 jistabbilixxi l-port 2
  • Bit 6 jistabbilixxi l-port 3
  •  Bit 7 jistabbilixxi l-port 4
    Nota: Il- riżultat tal-kejl AutoClass jinqara fir-reġistri 0x51 sa 0x54.

Reġistri Speċjalizzati (0x24 sa 0x2F) 0x24/0x25—Power on Error

  • Dawn iż-żewġ reġistri jindikaw żball waqt is-sekwenza ta' l-enerġija (skoperta, klassifikazzjoni, jew enerġija insuffiċjenti).
  • Reġistru 0x24 huwa reġistru jinqara biss.
  • Reġistru 0x25 huwa reġistru COR; meta jinqara, iż-żewġ reġistri 0x24 u 0x25 jitneħħew.

Kull port huwa rappreżentat minn 2 bits, kif jidher fit-Tabella 3-8:

  • Bits 0..1 jirrappreżentaw il-port 1
  • Bits 2..3 jirrappreżentaw il-port 2
  • Bits 4..5 jirrappreżentaw il-port 3
  • Bits 6..7 jirrappreżentaw il-port 4

Tabella 3-7. Riżultat ta' Żball Power fuq

Valur Qawwa fuq Deskrizzjoni tal-Ħsara
0x0 Ebda falliment
0x1 Sejbien invalidu
0x2 Klassifikazzjoni invalida
0x3 Qawwa insuffiċjenti

0x26—Portijiet Matriċi (Mappa mill-ġdid)

  • Dan ir-reġistru huwa jaqra/kitba, huwa maħsub li jerġa 'jirranġa l-matriċi tal-portijiet b'mod differenti mill-matriċi default (0xE4).
  • Jekk ir-reġistru ma jiġix modifikat mill-utent, il-matriċi tal-port default tidher fit-Tabella 3-8.

Kull port huwa rappreżentat minn 2 bits:

  • Bits 0..1 jirrappreżentaw il-port loġiku 1
  • Bits 2..3 jirrappreżentaw il-port loġiku 2
  • Bits 4..5 jirrappreżentaw il-port loġiku 3
  • Bits 6..7 jirrappreżentaw il-port loġiku 4

Tabella 3-8. Matriċi tal-Port Default

Bits Valur Port Loġiku Fiżiku Port
0..1 0 (00b) 1 1
2..3 1 (01b) 2 2
4..5 2 (10b) 3 3
6..7 3 (11b) 4 4

0x2A/0x2B—4-Pair Police Configuration

  • Dawn iż-żewġ reġistri jinqraw/kitbu, biex jiġi stabbilit il-limitu tal-qawwa tal-portijiet (PCUT). Ir-Reġistru 0x2A jistabbilixxi l-portijiet 4 u 1 ibbażati fuq 2 par.
  • Ir-Reġistru 0x2B jistabbilixxi l-portijiet 4 u 3 ibbażati fuq 4 par.
  • It-tabella li ġejja telenka l-livell tal-qawwa tal-port ta '4 par.
  • Il-limitu tal-qawwa huwa ugwali għal PCUT = 0.5 * Valur

Tabella 3-9. Valur PCUT

Assenjat Klassi Valur Hex/Diċ Minimu PQATGĦA L-issettjar (0x17 Bit 0 = 0) Minimu PQATGĦA L-issettjar (0x17 Bit 0 = 1)
Klassi 0 0x22 (34d) 15.5W 17W
Klassi 1 0x08 (8d) 4W 17W
Klassi 2 0x0E (14d) 7W 17W
Klassi 3 0x22 (34d) 15.5W 17W
Klassi 4 0x40 (64d) 30W 32W
Assenjat Klassi Valur Hex/Diċ Minimu PQATGĦA L-issettjar (0x17 Bit 0 = 0) Minimu PQATGĦA L-issettjar(0x17 Bit 0 = 1)
Klassi 5—4P SS 0x5A (90d) 45W 45W
Klassi 6—4P SS 0x78 (120d) 60W 60W
Klassi 7—4P SS 0x96 (150d) 75W 75W
Klassi 8—4P SS 0xB4 (180d) 90W 90W
Klassi 4+—Tip 1 limitat 0x22 (34d) 15.5W 17W
KWALUNKWE 4P DS PD 0xB4 (180d) 90W 90W

0x2C—Temperatura taċ-Ċippa
Dan huwa reġistru li jinqara biss jipprovdi t-temperatura tad-die, ibbażat fuq il-formula li ġejja: 367 − {2 * (regVal_decimal)} (gradi Celsius)

0x2E/0x2F—Kejl VMAIN

  • Dawn iż-żewġ reġistri jinqraw biss, u jipprovdu l-livell ta' VMAIN b'14-il bit, b'riżoluzzjoni ta' 64.4 mV għal kull bit.
  • Reġistru 0x2E jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x2F jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati.
  • Il-valur massimu jista 'jitkejjel huwa 61V, VMAIN 'il fuq minn 61V huwa rrappurtat bħala 61V (0x3B3).
  • Example: VMAIN ta '55V huwa pprovdut bħala 0x356 (55V/64.4 mV = 854).
  • Port Voltage u Reġistri tal-Kejl Kurrenti (0x30 sa 0x3F)
  • Il-voltage u l-kurrent ta' kull port huma pprovduti minn erba' reġistri (tnejn għall-port voltage u tnejn għall-kurrent).
  • Iż-żewġ reġistri kurrenti għal kull port jipprovdu l-livell kurrenti b'14-il bit, b'riżoluzzjoni ta '1 mA għal kull LSB. Il-valur massimu li jista 'jitkejjel huwa 1020 mA, il-kurrent 'il fuq minn dak il-livell huwa rrappurtat bħala 1020 mA (0x3FC).
  • Iż-żewġ voltage reġistri għal kull port jipprovdu l-voltage livell b'14-il bit, b'riżoluzzjoni ta '64.4 mV għal kull LSB. Il-valur massimu jista 'jitkejjel huwa 61V, voltage 'l fuq minn dak il-livell huwa rrappurtat bħala 61V (0x3B3).

0x30/0x31—Port 1 Kejl tal-Kurrenti

  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x32/0x33—Port 1 Voltage Kejl
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x34/0x35—Port 2 Kejl tal-Kurrenti
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x36/0x37—Port 2 Voltage Kejl
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati.

0x38/0x39—Port 3 Kejl tal-Kurrenti

  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x3A/0x3B—Port 3 Voltage Kejl
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x3C/0x3D—Port 4 Kejl tal-Kurrenti
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati. 0x3E/0x3F—Port 4 Voltage Kejl
  • Reġistru 0x30 jirrappreżenta t-8 bits LSB tal-kejl.
  • Ir-reġistru 0x31 jirrappreżenta s-6 bits MSB, il-bits 6 u 7 ta' dak ir-reġistru mhumiex użati.
  • Reġistru tal-Kontroll tal-Kurrent Inrush tal-Port (0x40)

0x40—Kontroll tal-kurrent tal-inrush
Bits 0–3 biss huma attivi, bits 4–7 mhumiex użati.

Kull bit jistabbilixxi port:

  • Bit 0 jistabbilixxi l-port 1
  • Bit 1 jistabbilixxi l-port 2
  • Bit 2 jistabbilixxi l-port 3
  • Bit 3 jistabbilixxi l-port 4
  • 0: Jekk fl-aħħar tal-perjodu tal-bidu l-kurrent ta 'inrush għadu għoli, il-port ma jkunx imħaddem.
  • 1: Jekk fl-aħħar tal-perjodu tal-bidu l-kurrent ta 'inrush għadu għoli, il-port jitħaddem b'mod normali.
  • Verżjoni tal-Firmware u Reġistri tal-ID taċ-Ċippa (0x41 u 0x43)

0x41—Verżjoni tal-Firmware

  • Dan ir-reġistru jinqara biss.
  • Għall-aktar verżjoni reċenti, ikkuntattja Microchip.
  • 0x43—Verżjoni tas-silikon u ID taċ-Ċippa
  • Dan ir-reġistru jinqara biss.
  • Bits 0...4 juru l-ID taċ-ċippa.
  • Bits 5...7 juru l-verżjoni tas-silikon.
  • Għall-aktar verżjoni reċenti, ikkuntattja Microchip.
  • Reġistri tal-Kejl tal-Firem tal-Port (0x44 sa 0x4B)

0x44–0x47—Reżistenza Mkejla tal-Firma

  • Dawn l-erba' reġistri jinqraw biss, u jipprovdu r-reżistenza mkejla waqt l-iskoperta tal-firma.
  • Reġistru għal kull port, 256Ω kull bit (480Ω fil-qosor, 65280Ω massimu).
  • 0x48–0x4B—Firma Kapaċitanza Mkejla
  • Funzjonalità tar-Reġistru Dawn l-erba' reġistri jinqraw biss, u jipprovdu l-kapaċità mkejla waqt l-iskoperta tal-firma.
  • Reġistru għal kull port, b'riżoluzzjoni ta '64 nF kull bit.

Reġistri tal-Istatus tal-Klassifikazzjoni tal-Port (0x4C sa 0x4F)
Dawn l-erba' reġistri jinqraw biss u jipprovdu l-klassi mitluba tal-PD u l-klassi assenjata tal-port. It-tabella li ġejja telenka ż-żewġ valuri (rikjesti u assenjati).

Tabella 3-10. Valuri Mitluba u Assenjati

Valur ta' Mitlub u Assenjat Bits Klassi Status
0 0 0 0 Mhux magħruf
0 0 0 1 Klassi 1
0 0 1 0 Klassi 2
0 0 1 1 Klassi 3
0 1 0 0 Klassi 4
0 1 0 1 NA
0 1 1 0 Klassi 0
0 1 1 1 NA
1 0 0 0 Klassi 5—4-Pair SS
1 0 0 1 Klassi 6—4Pair SS
1 0 1 0 Klassi 7—4-Pair SS
1 0 1 1 Klassi 8 —4-Pair SS
1 1 0 0 NA
1 1 0 1 Klassi 5—4-Pair DS
1 1 1 0 NA
1 1 1 1 NA

Noti: 

  • SS = Firma Unika; DS = Firma Doppja.
  • Jekk il-PSE għandu baġit tal-enerġija limitat u ma jistax iwassal l-enerġija li jitlob il-PD, il-klassi assenjata tal-port tista' tkun aktar baxxa mill-klassi mitluba mill-PD.

0x4C — Status tal-Klassi tal-Port 1

  • Bits 0...3 jipprovdu l-klassi mitluba tal-PD. Bits 4...7 jipprovdu l-klassi assenjata tal-port. 0x4D — Status tal-Klassi tal-Port 2
  • Bits 0...3 jipprovdu l-klassi mitluba tal-PD. Bits 4...7 jipprovdu l-klassi assenjata tal-port. 0x4E—Status tal-Klassi tal-Port 3
  • Bits 0...3 jipprovdu l-klassi mitluba tal-PD. Bits 4...7 jipprovdu l-klassi assenjata tal-port. 0x4F — Status tal-Klassi tal-Port 4
  • Bits 0...3 jipprovdu l-klassi mitluba tal-PD. Bits 4...7 jipprovdu l-klassi assenjata tal-port.

 Reġistri tal-Istatus AutoClass (0x51 sa 0x54)

  • Dawn l-erba' reġistri jinqraw biss u jipprovdu l-kejl u l-istatus tal-AutoClass.
  • Bits 0...6 jipprovdu l-qawwa mkejla matul l-AutoClass stage, b'riżoluzzjoni ta '0.5W għal kull LSB. Bit 7 jipprovdi l-istatus AutoClass:
  • 0 = Il-kejl ma sarx.
  • 1 = Il-kejl tal-AutoClass tlesta. 0x51—Port 1 Status AutoClass
    • Bits 0...6 huma l-klassi mitluba mill-PD.
    • Bit 7 huwa l-istatus AutoClass.
  • 0x52—Port 2 Status AutoClass
    • Bits 0...6 huma l-klassi mitluba mill-PD.
    • Bit 7 huwa l-istatus AutoClass.
  • 0x53—Port 3 Status AutoClass
    • Bits 0...6 huma l-klassi mitluba mill-PD.
    • Bit 7 huwa l-istatus AutoClass.
  • 0x53—Port 3 Status AutoClass
    • Bits 0...6 huma l-klassi mitluba mill-PD.
    • Bit 7 huwa l-istatus AutoClass.

 Storja tar-Reviżjoni

L-istorja tar-reviżjoni tiddeskrivi l-bidliet li ġew implimentati fid-dokument. Il-bidliet huma elenkati b'reviżjoni, li tibda bil-pubblikazzjoni l-aktar attwali.

Reviżjoni Data Deskrizzjoni
B 4/2023 Sezzjoni miżjuda 1. Flowchart Operazzjonali tal-Automode u Figura 1-1
A 04/2023 Reviżjoni Inizjali

Informazzjoni dwar il-Mikroċippa

  • Il-Mikroċippa Websit
    Microchip jipprovdi appoġġ onlajn permezz tagħna websit fuq www.microchip.com . Dan websit huwa użat biex tagħmel files u informazzjoni faċilment disponibbli għall-klijenti. Uħud mill-kontenut disponibbli jinkludi:
    •  Appoġġ għall-Prodott - Folji tad-dejta u errata, noti tal-applikazzjoni u sample programmi, riżorsi tad-disinn, gwidi tal-utent u dokumenti ta 'appoġġ tal-ħardwer, l-aħħar rilaxxi ta' softwer u softwer arkivjat
    • Appoġġ Tekniku Ġenerali – Mistoqsijiet Frekwenti (FAQs), talbiet ta’ appoġġ tekniku, gruppi ta’ diskussjoni onlajn, lista tal-membri tal-programm tas-sieħba tad-disinn ta’ Microchip
    • Negozju tal-Mikroċippa – Selettur tal-prodotti u gwidi tal-ordnijiet, l-aħħar stqarrijiet għall-istampa tal-Mikroċippa, elenku ta’ seminars u avvenimenti, listi tal-uffiċċji tal-bejgħ tal-Mikroċipp, distributuri u rappreżentanti tal-fabbriki
  • Servizz ta' Notifika ta' Bidla fil-Prodott
  • Is-servizz ta 'notifika tal-bidla tal-prodott ta' Microchip jgħin biex iżomm lill-klijenti kurrenti dwar il-prodotti Microchip. L-abbonati se jirċievu notifika bl-email kull meta jkun hemm bidliet, aġġornamenti, reviżjonijiet jew errata relatati ma 'familja ta' prodotti speċifikata jew għodda ta 'żvilupp ta' interess.
  • Biex tirreġistra, mur fuq www.microchip.com/pcn u segwi l-istruzzjonijiet tar-reġistrazzjoni.
  • Appoġġ għall-Klijent
  • L-utenti tal-prodotti Microchip jistgħu jirċievu assistenza permezz ta’ diversi mezzi:
    • Distributur jew Rappreżentant
    • Uffiċċju tal-Bejgħ Lokali
    • Inġinier tas-Soluzzjonijiet Inkorporati (ESE)
    • Appoġġ Tekniku
  • Il-klijenti għandhom jikkuntattjaw lid-distributur, ir-rappreżentant jew l-ESE tagħhom għall-appoġġ. Uffiċċji tal-bejgħ lokali huma wkoll disponibbli biex jgħinu lill-klijenti. Lista ta' uffiċċji u postijiet tal-bejgħ hija inkluża f'dan id-dokument.
  • L-appoġġ tekniku huwa disponibbli permezz tal- websit fuq: www.microchip.com/support
  • Karatteristika tal-Protezzjoni tal-Kodiċi tat-Tagħmir tal-Mikroċippa
  • Innota d-dettalji li ġejjin tal-karatteristika tal-protezzjoni tal-kodiċi fuq il-prodotti Microchip:
    • Il-prodotti tal-Mikroċippa jissodisfaw l-ispeċifikazzjonijiet li jinsabu fl-Iskeda tad-Data tal-Mikroċippa partikolari tagħhom.
    • Microchip jemmen li l-familja ta 'prodotti tagħha hija sigura meta tintuża fil-mod maħsub, fi ħdan l-ispeċifikazzjonijiet operattivi, u taħt kundizzjonijiet normali.
    • Microchip valuri u jipproteġi b'mod aggressiv id-drittijiet tal-proprjetà intellettwali tiegħu. It-tentattivi biex jiksru l-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodott Microchip huma strettament ipprojbiti u jistgħu jiksru l-Att dwar id-Dritt tal-Millenju Diġitali.
    • La Microchip u lanqas kwalunkwe manifattur ieħor tas-semikondutturi ma jistgħu jiggarantixxu s-sigurtà tal-kodiċi tiegħu. Il-protezzjoni tal-kodiċi ma tfissirx li qed niggarantixxu li l-prodott huwa "li ma jinkisirx". Il-protezzjoni tal-kodiċi qed tevolvi kontinwament. Microchip hija impenjata li ttejjeb kontinwament il-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodotti tagħna.
  • Avviż Legali
  • Din il-pubblikazzjoni u l-informazzjoni hawnhekk jistgħu jintużaw biss mal-prodotti Microchip, inkluż biex jiddisinjaw, jittestjaw, u jintegraw prodotti Microchip mal-applikazzjoni tiegħek. L-użu ta' din l-informazzjoni bi kwalunkwe mod ieħor jikser dawn it-termini. L-informazzjoni dwar l-applikazzjonijiet tal-apparat hija pprovduta biss għall-konvenjenza tiegħek u tista’ tiġi sostitwita minn aġġornamenti. Hija r-responsabbiltà tiegħek li tiżgura li l-applikazzjoni tiegħek tilħaq l-ispeċifikazzjonijiet tiegħek. Ikkuntattja l-uffiċċju lokali tal-bejgħ tal-Mikroċippa tiegħek għal appoġġ addizzjonali jew, ikseb appoġġ addizzjonali fuq www.microchip.com/en-us/support/design-help/client-support-services.
  • DIN L-INFORMAZZJONI HIJA PROVVISTA MILL-MICROCHIP “KIF INHI”. MICROCHIP MA JAGĦMEL L-EBDA RAPPREŻENTAZZJONIJIET JEW GARANZIJI TA’ KULL TIP KEMM KEMM ESPLIĊI JEW IMPLIKATI, BIL-MIKTUBA JEW ORALI, STATUTAJI JEW MOD IEĦOR, RELATATI MA’ L-INFORMAZZJONI INKLUŻI IMMA MHUX LIMITATA GĦAL KWALUNKWE GARANZIJI IMPLICITI TA’ NUQQAS TA’ Ksur, KUMMERĊJALITÀ U PARTECJENZA GĦALL-AFFARIJIET. GARANZIJI RELATATI MAL-KONDIZZJONI, KWALITÀ, JEW PRESTAZZJONI TAGĦHA.
  • FL-EBDA KAŻ MIKROCHIP MA JKUN RESPONSABBLI GĦAL KWALUNKWE TELF INDIRETT, SPEĊJALI, PUNITTIVI, INĊIDENTALI, JEW KONSEKWENZJALI, ĦSARA, SPIŻA, JEW SPEJJA TA’ KULL TIP RELATATI MA’ L-INFORMAZZJONI JEW L-UŻU TAGĦHA, IKUN IKKAWŻAT, ANKE KIF JINKUN ADMIKU. IL-POSSIBILTÀ JEW IL-ĦSANI HUMA PREVABBIL. SAL-MEJN SĦIĦ PERMESS MILL-LIĠI, IR-RESPONSABBILTÀ TOTALI TA’ MICROCHIP DWAR IT-TALBIET KOLLHA B’XI MOD RELATATI MAL-INFORMAZZJONI JEW
  • L-UŻU TAGĦHA MHUX SE JAQBEŻ MILL-AMMONT TA' MIŻATI, JEKK HEKK, LI INTI ĦALLAS DIRETTAMENT LILL-MICROCHIP GĦALL-INFORMAZZJONI.
  • L-użu ta 'apparati Microchip f'applikazzjonijiet ta' appoġġ għall-ħajja u/jew sigurtà huwa kompletament għar-riskju tax-xerrej, u x-xerrej jaqbel li jiddefendi, jindennizza u jżomm lil Microchip mingħajr ħsara minn kull ħsara, pretensjoni, ilbiesi, jew spejjeż li jirriżultaw minn tali użu. L-ebda liċenzja ma tingħata, impliċitament jew mod ieħor, taħt xi drittijiet ta' proprjetà intellettwali ta' Microchip sakemm ma jkunx iddikjarat mod ieħor.

Trademarks

  • L-isem u l-logo tal-Mikroċippa, il-logo tal-Mikroċippa, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, u XMEGA huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.
  • AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, u ZL huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti.
  • Soppressjoni taċ-ċavetta adjaċenti, AKS, Analog-for-the-Digital Age, Kwalunkwe Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM Media Matching, Dynamic Matching. , DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programmazzjoni Serjali In-Circuit, ICSP, INICnet, Parallelment Intelliġenti, IntelliMOS, Konnettività Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAM- ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, u ZENA huma trademarks ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.
  • SQTP hija marka ta' servizz ta' Microchip Technology Incorporated fl-Istati Uniti
  • Il-logo Adaptec, Frequency on Demand, Silicon Storage Technology, u Symmcom huma trademarks reġistrati ta' Microchip Technology Inc. f'pajjiżi oħra.
  • GestIC hija trademark reġistrata ta' Microchip Technology Germany II GmbH & Co. KG, sussidjarja ta' Microchip Technology Inc., f'pajjiżi oħra.
  • It-trademarks l-oħra kollha msemmija hawn huma proprjetà tal-kumpaniji rispettivi tagħhom. © 2023, Microchip Technology Incorporated u s-sussidjarji tagħha. Id-Drittijiet Kollha Riservati.
  • ISBN: 978-1-6683-2380-9
  • Sistema ta 'Ġestjoni tal-Kwalità
  • Għal informazzjoni dwar is-Sistemi ta' Ġestjoni tal-Kwalità ta' Microchip, jekk jogħġbok żur www.microchip.com/quality.

Bejgħ u Servizz mad-dinja kollha

L-AMERIKA

ASJA/PAĊIFIKU

  • Awstralja – Sydney
  • Tel: 61-2-9868-6733
  • Iċ-Ċina – Beijing
  • Tel: 86-10-8569-7000
  • Iċ-Ċina – Chengdu
  • Tel: 86-28-8665-5511
  • Iċ-Ċina – Chongqing
  • Tel: 86-23-8980-9588
  • Iċ-Ċina – Dongguan
  • Tel: 86-769-8702-9880
  • Ċina – Guangzhou
  • Tel: 86-20-8755-8029
  • Iċ-Ċina – Hangzhou
  • Tel: 86-571-8792-8115
  • Iċ-Ċina – Hong Kong SAR
  • Tel: 852-2943-5100
  • Iċ-Ċina – Nanjing
  • Tel: 86-25-8473-2460
  • Iċ-Ċina – Qingdao
  • Tel: 86-532-8502-7355
  • Iċ-Ċina – Shanghai
  • Tel: 86-21-3326-8000
  • Iċ-Ċina – Shenyang
  • Tel: 86-24-2334-2829
  • Ċina – Shenzhen
  • Tel: 86-755-8864-2200
  • Iċ-Ċina – Suzhou
  • Tel: 86-186-6233-1526
  • Iċ-Ċina – Wuhan
  • Tel: 86-27-5980-5300
  • Iċ-Ċina – Xian
  • Tel: 86-29-8833-7252
  • Iċ-Ċina – Xiamen
  • Tel: 86-592-2388138
  • Iċ-Ċina – Zhuhai
  • Tel: 86-756-3210040
  • Indja – Bangalore
  • Tel: 91-80-3090-4444
  • Indja – New Delhi
  • Tel: 91-11-4160-8631
  • Indja - Pune
  • Tel: 91-20-4121-0141
  • Ġappun – Osaka
  • Tel: 81-6-6152-7160
  • Ġappun – Tokyo
  • Tel: 81-3-6880- 3770
  • Korea – Daegu
  • Tel: 82-53-744-4301
  • Korea – Seoul
  • Tel: 82-2-554-7200
  • Malasja – Kuala Lumpur
  • Tel: 60-3-7651-7906
  • Malasja – Penang
  • Tel: 60-4-227-8870
  • Filippini – Manila
  • Tel: 63-2-634-9065
  • Singapor
  • Tel: 65-6334-8870
  • Tajwan – Hsin Chu
  • Tel: 886-3-577-8366
  • Tajwan – Kaohsiung
  • Tel: 886-7-213-7830
  • Tajwan – Tajpej
  • Tel: 886-2-2508-8600
  • Tajlandja – Bangkok
  • Tel: 66-2-694-1351
  • Vjetnam – Ho Chi Minh
  • Tel: 84-28-5448-2100

L-EWROPA

  • L-Awstrija – Wels
  • Tel: 43-7242-2244-39
  • Fax: 43-7242-2244-393
  • Id-Danimarka – Kopenħagen
  • Tel: 45-4485-5910
  • Fax: 45-4485-2829
  • Il-Finlandja – Espoo
  • Tel: 358-9-4520-820
  • Franza – Pariġi
  • Tel: 33-1-69-53-63-20
  • Fax: 33-1-69-30-90-79
  • Il-Ġermanja – Garching
  • Tel: 49-8931-9700
  • Il-Ġermanja – Haan
  • Tel: 49-2129-3766400
  • Il-Ġermanja – Heilbronn
  • Tel: 49-7131-72400
  • Il-Ġermanja – Karlsruhe
  • Tel: 49-721-625370
  • Il-Ġermanja – Munich
  • Tel: 49-89-627-144-0
  • Fax: 49-89-627-144-44
  • Il-Ġermanja – Rosenheim
  • Tel: 49-8031-354-560
  • Iżrael – Ra'anana
  • Tel: 972-9-744-7705
  • Italja – Milan
  • Tel: 39-0331-742611
  • Fax: 39-0331-466781
  • L-Italja – Padova
  • Tel: 39-049-7625286
  • Olanda – Drunen
  • Tel: 31-416-690399
  • Fax: 31-416-690340
  • Norveġja – Trondheim
  • Tel: 47-72884388
  • Polonja – Varsavja
  • Tel: 48-22-3325737
  • Rumanija – Bukarest
  • Tel: 40-21-407-87-50
  • Spanja – Madrid
  • Tel: 34-91-708-08-90
  • Fax: 34-91-708-08-91
  • L-Isvezja – Gothenberg
  • Tel: 46-31-704-60-40
  • L-Isvezja – Stokkolma
  • Tel: 46-8-5090-4654
  • Renju Unit – Wokingham
  • Tel: 44-118-921-5800
  • Fax: 44-118-921-5820

Gwida għall-Utent
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Dokumenti / Riżorsi

MICROCHIP PD77728 Mappa tar-Reġistru tal-Modalità Awtomatika [pdfManwal tal-Istruzzjonijiet
DS00004761B, PD77728 Mappa tar-Reġistru tal-Modalità Awtomatika, PD77728, PD77728 Mappa tar-Reġistru, Mappa tar-Reġistru tal-Modalità Awtomatika, Mappa tar-Reġistru, Mappa

Referenzi

Ħalli kumment

L-indirizz elettroniku tiegħek mhux se jiġi ppubblikat. L-oqsma meħtieġa huma mmarkati *